久久久久国产免费-亚洲成av人影院无码不卡-免费在线观看黄色-中文字幕av高清片-亚洲最大的成人网-校园春色亚洲激情-日韩在线观看一区二区-亚洲专区中文字幕-97伦伦午夜电影理伦片-亚洲精品国产v片在线观看-欧美自拍偷拍一区-hodv一21134铃原爱蜜莉在线-日韩国产精品一区二区-中国精品妇女性猛交bbw-欧美一卡2卡3卡4卡新区在线

歡迎訪問深圳市中小企業(yè)公共服務平臺電子信息窗口

DDR5 時代來臨,新挑戰(zhàn)不可忽視

2023-10-23 來源:華強電子網(wǎng)
1210

關鍵詞: 技術 芯片

在人工智能(AI)、機器學習(ML)和數(shù)據(jù)挖掘的狂潮中,我們對數(shù)據(jù)處理的渴求呈現(xiàn)出前所未有的指數(shù)級增長。面對這種前景,內存帶寬成了數(shù)字時代的關鍵“動脈”。其中,以雙倍數(shù)據(jù)傳輸速率和更高的帶寬而聞名的 DDR(Double Data Rate)技術作為動態(tài)隨機存取存儲器(DRAM)的重要演進,極大地推動了計算機性能的提升。從 2000 年第一代 DDR 技術誕生,到 2020 年 DDR5,每一代 DDR 技術在帶寬、性能和功耗等各個方面都實現(xiàn)了顯著的進步。


如今,無論是 PC、筆電還是人工智能,各行業(yè)正在加速向 DDR5 新紀元邁進。今年,生成式 AI 市場蓬勃發(fā)展,用于大型模型應用的 AI 服務器大力推動了對 DDR5 的需求。隨著內存市場需求的回暖,內存芯片供應商們已著手在今年第 4 季度全面拉高 DDR5 產能,逐步取代現(xiàn)今的 DDR4。


DDR5 的新時代已經(jīng)來臨,然而,一些挑戰(zhàn)也阻礙了產業(yè)的進一步發(fā)展。


DDR5 時代:超高速性能背后的設計挑戰(zhàn)


2020 年 7 月,DDR5 內存技術標準正式發(fā)布,標志著內存技術開啟了新的篇章。DDR5 以更高的帶寬和性能吸引了廣泛的關注。與之前的 DDR4 相比,DDR5 的最大優(yōu)勢在于它顯著降低了功耗,同時將帶寬提升了一倍。具體來看,DDR5 當前發(fā)布協(xié)議的最高速率已達 6.4Gbps,其時鐘頻率也從 1.6GHz 增加到了 3.2GHz。


當我們深入探究 DDR5 的更多細節(jié)時,我們也發(fā)現(xiàn)這一新技術帶來了一些額外的技術挑戰(zhàn)。例如,DDR5 的電源電壓相較于 DDR4 的 1.2V 降低了 0.1V,達到了 1.1V,雖然較低的電源電壓降低了功耗并延長了電池壽命,但同時也帶來了一些技術挑戰(zhàn),比如更容易受到噪聲的干擾,這使得信號完整性變得更具挑戰(zhàn)性,因為信號開關時電壓之間的噪聲余量更少,并可能會因此影響到設計。


DDR5 的另一個重大變化是,與 DDR4 的電源管理芯片(PMIC)集成在主板上的方式不同,DDR5 將電源管理 IC(PMIC)從主板上轉移到了雙列直插式內存模塊(DIMM)上。這使得電源管理、電壓調節(jié)和上電順序在物理上更接近模塊上的存儲器件,這也有助于確保電源完整性(PI),并增強對 PMIC 運行方式的控制。


此外,在數(shù)據(jù)位總數(shù)保持不變的情況下,DIMM 的通道數(shù)從 1 個通道增加到 2 個通道也是一個重要的進步,通過將數(shù)據(jù)分成兩個較窄的通道傳輸,可以更有效地生成和分配時鐘信號,從而來改善信號完整性。


顯然,DDR5 標準的開發(fā)也考慮到了信號完整性問題,將 PMIC 轉移到模塊中也會發(fā)揮相應的優(yōu)勢。然而,設計人員仍然需要考慮兼顧電源影響的信號完整性的整體效應。如上文所述,DDR5 具有高達 6.4Gbps 的數(shù)據(jù)速率和 3.2GHz 系統(tǒng)時鐘頻率,電源噪聲在這種高速操作中可能會引發(fā)更明顯的問題,對系統(tǒng)性能和穩(wěn)定性造成影響。如果分別進行電源完整性和信號完整性分析,就可能會遺漏電源噪聲引起的問題。


因此,要想充分發(fā)揮 DDR5 的性能,必須在系統(tǒng)的所有關鍵點包括芯片、封裝和 PCB 進行兼顧電源影響的信號完整性分析。但是,進行這種層面的分析是一項復雜的任務,它對底層計算平臺如用于仿真分析的硬件、軟件工具都有很高的要求,也會使得總體的設計時間變得更長,增加了設計的難度和復雜性。


充分釋放 DDR5 的潛力,Cadence 的妙計


早在 2005 年,“兼顧電源影響”這一概念首次亮相,它是一種能夠同時分析信號與電源噪聲的先進信號完整性仿真方法(圖 1)。兼顧電源影響的信號完整性解決方案必須考慮反射、串擾、時序和其他效應,并配備相應的仿真和規(guī)則檢查技術。值得注意的是,要想有效地實施兼顧電源影響的信號完整性仿真,需要在規(guī)則檢查和布線后的分析階段進行,因為平面和信號的相互作用/耦合發(fā)生在布線完成之后。


因此,一個完整的兼顧電源影響的解決方案往往需要提供:


l  一套針對信號衰減和電源對信號的影響的快速檢查方案


l  能夠模擬大型電路的時域仿真器(多個信號網(wǎng)絡和電源網(wǎng)絡的結果)


l  電源網(wǎng)絡和信號網(wǎng)絡的建模


l  高級輸入/輸出(I/O)緩沖器建模


圖 1:兼顧電源影響的信號完整性仿真結果


盡管市場上的許多工具都支持基本的兼顧電源影響的 I/O 建模標準,不過,隨著內存接口技術的不斷發(fā)展,市場對信號完整性工具的要求也日益嚴格,能實現(xiàn)在芯片、封裝和 PCB 上的耦合信號、電源和接地信號的準確提取的工具卻是鳳毛麟角。


在這方面,作為電子設計自動化(EDA)仿真領域的領軍企業(yè),Cadence 推出的 Sigrity X 技術則是針對 DDR4 和 DDR5 提供了真正的兼顧電源影響的信號完整性分析。


Sigrity X 技術不僅實現(xiàn)了芯片、封裝和 PCB 上的耦合信號、電源和接地信號的精確提取,還能同時針對反射、損耗、串擾和同步開關輸出(SSO)效應進行高效仿真。采用 Sigrity 技術的設計人員能迅速將晶體管級模型轉換為考慮電源影響的行為級 IBIS 模型,從而在幾個小時之內就能提供精準、高效且全面考慮電源影響的仿真,大大縮短了原本需要數(shù)天的設計周期。(圖 2)


圖 2:用于 PCB 和 IC 封裝的 Cadence 信號完整性和電源完整性工具


Sigrity X 技術簡化了工作流程,提供設計同步快速仿真和用于最終驗證的簽核級準確度。信號、功率和熱問題可以在每個設計階段予以解決,從而降低了設計和分析團隊間的迭代次數(shù)。設計人員可以在設計畫布內運行簽核級引擎來進行高精度的仿真,從而提供高質量的設計,供分析團隊進行驗證。之后,分析團隊利用 Sigrity 大規(guī)模并行仿真引擎進行全系統(tǒng)仿真,確保整個“芯片-封裝-PCB-外殼”符合設計規(guī)范,并為簽核做好準備。


這些優(yōu)勢使得 Sigrity X 成為 DDR5 內存和 112G 接口的最佳解決方案。其黃金標準的互連建模,結合了串行器/解串器(SerDes)分析和支持 IBIS 算法建模接口(AMI)的時域仿真(電路和通道仿真),賦予 Cadence 獨一無二的優(yōu)勢,從而能提取和接口合規(guī)性簽核提供完整的解決方案。


進一步的,Sigrity XtractIM 和 Clarity 3D Solver 技術可以配合使用,這讓工程師們能夠針對各種類型的封裝創(chuàng)建出包含耦合信號、電源和接地互連模型的完整封裝模型,有效彌補了封裝設計和封裝表征之間的差距。


此外,Sigrity SystemSI 技術支持快速連接兼顧電源影響的 IBIS 模型和兼顧電源影響的互連模型,設計人員通過這一技術,可以迅速確定出最壞的情況,與 JEDEC 標準進行比對,確保 DDR4/DDR5 接口(包括比特誤碼率要求)符合所有相關規(guī)范。


圖 3 是 Cadence 兼顧電源影響的檢查和仿真流程,這與傳統(tǒng)的約束驅動的設計流程(圖 4)形成了鮮明對比。傳統(tǒng)的約束驅動的設計流程主要包含四個部分:預布局布線、約束形成、規(guī)則檢查和布線后驗證。


圖 3:Cadence 兼顧電源影響的約束驅動的流程


VS


圖 4:傳統(tǒng)的約束驅動的設計流程示例


當前的眾多現(xiàn)行仿真技術中,信號分析和電源分布網(wǎng)絡(PDN)之間常常存在脫節(jié),也會存在一些其他缺點。通常情況下,根據(jù) SPICE 模型的復雜性不同,有時會使用時域仿真來生成準確的電阻/電感/電容(RLC)模型,而有時則會假設一個理想的接地平面。由此得出的時域模型是基于仿真提取的簡單頻率響應,雖然較為便捷,但是在準確性方面略有不足,而對于更高的頻率,工程師會使用通過混合求解器創(chuàng)建的 S 參數(shù)。


其實還有一種高效的方法是利用有限差分時域(FDTD)方法與混合求解器相結合,從而將覆蓋范圍擴大到信號、電源和接地線。


這一方法的成功實踐案例是 Cadence 的 Sigrity SPEED2000 引擎工具,它集成和整合了若干個求解器的輸出,以此解決電路布線以及傳輸線和電磁場問題,能更好地展示數(shù)據(jù)和電源/接地平面之間在不同時間的相互作用。并使用 FDTD 方法來分析 IC 封裝和 PCB 的布局。為電路設計的進一步優(yōu)化提供了重要的參考依據(jù)。


當進入到最終的簽核階段,工程師通常傾向于使用 3D 全波建模方法以獲得更高的準確度。但這會消耗更多的計算資源并且增加仿真的時間。為了緩解這個問題,可以采用分割和并行化技術。在這方面,通過使用 Clarity 3D Solver 進行基于有限元分析(FEM)分析,然后再結合 Sigrity XtractIM 技術,最終,各個分析結果被重新組合,形成一個基于頻率響應的 S 參數(shù)模型,從而實現(xiàn)對整個系統(tǒng)或設計的深入和精確分析。


總結

科技的每一次飛躍,在帶來技術提升的同時,也不可避免地為設計者埋下了新的挑戰(zhàn)。在邁向 DDR5 內存的新時代和新挑戰(zhàn)的路上,有了 Cadence Sigrity X 這把銳利的“利刃”于手,工程師們可以坦然應對信號完整性的各種復雜問題,確保產品不僅與規(guī)格相符,更在性能上大放異彩,為未來創(chuàng)新之路再添一磚。



主站蜘蛛池模板: 日本一级片免费看| 深夜亚洲| 美女涩涩视频| 91成年人网站| 午夜影院免费观看| 最近中文字幕在线观看| 国产精品久久久久久人| 天天艹av| 一级片免费在线播放| 让娇妻尝试3p的刺激| 美女交配网站| 91久久精品一区| 欧美日韩精品区| 精品国产av鲁一鲁一区| 国产99久久| 成人免费激情网| 北条麻妃一二三区| 嘿咻免费视频| 中文字幕第5页| 国产三级按摩推拿按摩| 爱的精灵| 色酷视频| 超级碰碰免费视频| free性丰满69性欧美天美| 国产又爽又黄视频| 碰超在线观看| 97色伦影院| 97超碰在线免费| 亚洲97| 91伦理在线观看| 欧美色图19p| 国产最新地址| 美女一级片| 尤物网在线视频| 操操操插插插| 天天躁日日躁aaaaxxxx| 91精品在线免费观看视频| 在线视频日韩精品| 一级片手机在线观看| 天天天天天操| 精品久久一二三区| 午夜欧美日韩| 国产一区网站| 911精品国产一区二区在线| 亚洲成人久| 午夜在线观看影院| 黄网站免费在线观看| 99久久久无码国产精品古装| 成人在线观看免费高清| 成人高清在线视频| 亚洲特黄| 久久色资源| 欧美一区二区影院| 亚洲尿pisssex撒尿| 色黄视频免费看| 不卡av免费在线观看| 直接看的av| av在线播放日韩| 成人夜色视频| 国语对白在线观看| 91亚洲精品乱码久久久久久蜜桃| 黄色美女av| 久久国产主播| 亚洲拍拍| 六月婷婷色综合| 成年免费在线观看| 国产精品美女在线| 亚洲国产精品毛片av不卡在线| 国产日韩久久久| 亚洲图片中文字幕| 在线观看欧美亚洲| 久久夜色精品国产欧美乱| 欧美精品午夜| 久久久久91视频| 亚洲国产精品99久久久久久久久| 国产精品久久久久久久免费看| 超碰91在线| 日本黄色生活片| 波多野结衣家庭教师6| 黄色一级电影| 欧美韩国日本在线| 午夜啪啪网| 午夜熟女插插xx免费视频| 粉嫩aⅴ一区二区三区| 人人玩人人弄| 操女人的阴道| 日韩精选视频| 局长趴在秘书身上耸动| 国产中文字幕乱人伦在线观看| 被老板在办公室做8次| 人人妻人人澡人人爽精品日本| 国产深夜男女无套内射| 婷婷日| 波多野结衣91| 少妇高潮zzzz2xm麻豆| 日韩在线三区| 国产色视频一区二区三区qq号| 亚洲成人av中文字幕| 色哟哟网站在线观看|